công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
MC145074D bảng dữ liệu(PDF) 4 Page - Motorola, Inc |
|
MC145074D bảng dữ liệu(HTML) 4 Page - Motorola, Inc |
4 / 14 page MC145074 MOTOROLA 4 SWITCHING WAVEFORMS 10% Xin 90% 50% tr tPHL 90% 50% 10% tf 10% 90% 50% 90% 50% 10% tPLH tTHL tTLH Xout Figure 1. Xout Propagation Delay Timing 50% 10% 90% 50% 90% 50% 10% tTHL tTLH 50% Xin DOL/DOR tPHL tPLH Figure 2. DOL/DOR Propagation Delay Timing Xin 50% tPHL 10% 90% 50% 90% 50% 10% tPLH tTHL tTLH WCLK 50% Figure 3. WCLK Out Propagation Delay Timing (Master Mode) 10% 90% BCLK DIL/DIR/DILR tf 50% 90% 50% tr 10% th tr tf tsu tsu Figure 4. DIL/DIR/DILR Setup and Hold Timing BCLK WCLK 50% 50% 50% th tsu tsu th Xin Figure 5. WCLK Timing (All Modes Except DMODE = 1, WDLY = 1) Xin WCLK 50% 50% 50% tLAG tLEAD tsu th BCLK Figure 6. WCLK Timing (DMODE = 1, WDLY = 1) Bits 16 18 20 OSR S/(N+D) dB S/(N+D) dB S/(N+D) dB 128x 90 90 90 192x 94 98 99 256x 95 103 105 384x 96 107 113 NOTE: Values are for 0 dB input signal, 0 – 20 kHz BW, and 44.1 kHz 1x fs Sampling Rate. Figure 7. Digital S/(N+D) Performance Levels |
Số phần tương tự - MC145074D |
|
Mô tả tương tự - MC145074D |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |