công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
MC100EPT22DR2G bảng dữ liệu(PDF) 2 Page - ON Semiconductor |
|
MC100EPT22DR2G bảng dữ liệu(HTML) 2 Page - ON Semiconductor |
2 / 8 page MC100EPT22 www.onsemi.com 2 1 2 3 45 6 7 8 D0 GND VCC Figure 1. 8−Lead Pinout (Top View) and Logic Diagram Q0 D1 Q1 Q1 Q0 LVPECL LVTTL Table 1. PIN DESCRIPTION PIN Q0, Q1, Q0, Q1 D0, D1 LVTTL Inputs FUNCTION LVPECL Differential Outputs VCC Positive Supply GND Ground EP (DFN8 only) Thermal exposed pad must be connected to a sufficient ther- mal conduit. Electrically connect to the most negative supply (GND) or leave unconnected, floating open. Table 2. ATTRIBUTES Characteristics Value Internal Input Pulldown Resistor N/A Internal Input Pullup Resistor N/A ESD Protection Human Body Model Machine Model Charged Device Model > 4 kV > 200 V > 2 kV Moisture Sensitivity, Indefinite Time Out of Drypack (Note 1) Pb-Free Pkg SOIC−8 NB TSSOP−8 DFN8 Level 1 Level 3 Level 1 Flammability Rating Oxygen Index: 28 to 34 UL 94 V−0 @ 0.125 in Transistor Count 164 Devices Meets or exceeds JEDEC Spec EIA/JESD78 IC Latchup Test 1. For additional information, see Application Note AND8003/D. |
Số phần tương tự - MC100EPT22DR2G |
|
Mô tả tương tự - MC100EPT22DR2G |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |