công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
ADS7832 bảng dữ liệu(PDF) 9 Page - Burr-Brown (TI) |
|
|
ADS7832 bảng dữ liệu(HTML) 9 Page - Burr-Brown (TI) |
9 / 15 page 9 ADS7832 ® t 12 D0 - D7 HBE SFR RD CS BUSY Low Byte Data High Byte Data t 11 t 12 t 11 t 13 t 14 t 13 t 14 Hi-Z Hi-Z State t 8 t 7 t 10 t 9 t 8 t 10 straight binary (with 0V = 000 hex, 5V = FFF hex), and the data is presented in a right-justified format (with the LSB as the most right bit in the 16-bit word). Two read operations are required to transfer the High byte and Low byte, and the bytes are presented according to the input level on the High Byte Enable pin (HBE). FIGURE 4. Read Cycle Timing. FIGURE 3. Write Cycle Timing (for initiating conversion or calibration). FIGURE 2. Converter Timing. The bytes can be read in either order, depending on the status of the HBE input. If HBE changes while CS and RD are LOW, the output data will change to correspond to the HBE input. Figure 4 shows the timing for reading first the Low byte and then the High byte. WR BUSY CLK 1234567 16 17 18 Multiplexer Settling, Offset Auto Zeroing and Sampling Acquisition Successive Approximation Conversion t 6 t 2 A0, A1 SFR BUSY WR or CAL CS V IL V IH t 3 t 5 t 4 t 1 |
Số phần tương tự - ADS7832 |
|
Mô tả tương tự - ADS7832 |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |