công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
ADS4229 bảng dữ liệu(PDF) 10 Page - Texas Instruments |
|
|
ADS4229 bảng dữ liệu(HTML) 10 Page - Texas Instruments |
10 / 67 page Input Clock CLKOUTM CLKOUTP Output Data DAnP/M, DBnP/M (2) DDR LVDS N 16 - CLKOUT Output Data DAn, DBn Parallel CMOS Input Signal Sample N N + 1 t H CLKP CLKM t SU t PDI N 15 - N 14 - N 13 - N 1 - N N + 1 16 Clock Cycles (1) N 16 - N 15 - N 14 - N 13 - N 1 - N N + 1 N 12 - 16 Clock Cycles (1) t SU t H t PDI t A N + 2 N + 3 N + 4 N + 16 N + 17 N + 18 O O O O O O O O O O E E E E E E E E E E E ADS4229 SBAS550B – JUNE 2011 – REVISED AUGUST 2012 www.ti.com (1) ADC latency after reset. At higher sampling frequencies, tPDI is greater than one clock cycle, which then makes the overall latency = ADC latency + 1. (2) E = even bits (D0, D2, D4, etc.); O = odd bits (D1, D3, D5, etc.). Figure 3. Latency Timing Diagram 10 Submit Documentation Feedback Copyright © 2011–2012, Texas Instruments Incorporated Product Folder Links: ADS4229 |
Số phần tương tự - ADS4229 |
|
Mô tả tương tự - ADS4229 |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |