công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
AD1852JRSZRL bảng dữ liệu(PDF) 5 Page - Analog Devices |
|
AD1852JRSZRL bảng dữ liệu(HTML) 5 Page - Analog Devices |
5 / 20 page AD1852 Rev. A | Page 5 of 20 DIGITAL TIMING Guaranteed over 0°C to 70°C, AVDD = DVDD = 5.0 V × 10%. Table 8. Parameter Description Min Unit tDMP MCLK period (fMCLK = 256 × fLRCLK)1 54 ns tDML MCLK low pulse width (all modes) 0.4 × tDMP ns tDMH MCLK high pulse width (all modes) 0.4 × tDMP ns tDBH BCLK high pulse width (see Figure 26) 20 ns tDBL BCLK low pulse width (see Figure 26) 20 ns tDBP BCLK period (see Figure 26) 60 ns tDLS LRCLK setup (see Figure 26) 20 ns tDLH LRCLK hold (DSP serial port mode only) 5 ns tDDS SDATA setup (see Figure 26) 5 ns tDDH SDATA hold (see Figure 26) 10 ns tRSTL RESET low pulse width 15 ns 1 Higher MCLK frequencies are allowable when using the on-chip master clock autodivide feature. |
Số phần tương tự - AD1852JRSZRL |
|
Mô tả tương tự - AD1852JRSZRL |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |