công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
ADS42JB49 bảng dữ liệu(PDF) 8 Page - Texas Instruments |
|
|
ADS42JB49 bảng dữ liệu(HTML) 8 Page - Texas Instruments |
8 / 70 page Data Data K28.5 t D t H_SYNC~ t SU_SYNC~ Input Clock Dx0P, Dx0M (1) Dx1P, Dx1M (1) SYNC~ CLKINM CLKINP SYNC~ Asserted Latency CGS Phase Data Data Data Data Data Data Data Data Data Data Data Data Data Data Data Data K28.5 ADC Latency (1) Sample N N + 1 N + 2 N + 3 N + 4 t A CLKM CLKP N + Latency N + Latency + 1 N + Latency + 2 t D Input Clock Dx0P, Dx0M (2) Dx1P, Dx1M (2) N + Latency N Latency+1 - N Latency+2 - N Latency+3 - N Latency 1 - - N + Latency N Latency+1 - N Latency+2 - N Latency+3 - N + 1 N + 1 N 1 - N N + 1 N + 1 N N 1 - N Latency 1 - - ADS42JB49 ADS42JB69 SLAS900C – OCTOBER 2012 – REVISED JULY 2013 www.ti.com TIMING DIAGRAMS (1) Overall latency = ADC latency + tD. (2) x = A for channel A and B for channel B. Figure 1. ADC Latency (1) x = A for channel A and B for channel B. Figure 2. SYNC~ Latency in CGS Phase (Two-Lane Mode) 8 Submit Documentation Feedback Copyright © 2012–2013, Texas Instruments Incorporated Product Folder Links: ADS42JB49 ADS42JB69 |
Số phần tương tự - ADS42JB49 |
|
Mô tả tương tự - ADS42JB49 |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |