công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
AD9944KCPZ1 bảng dữ liệu(PDF) 6 Page - Analog Devices |
|
AD9944KCPZ1 bảng dữ liệu(HTML) 6 Page - Analog Devices |
6 / 20 page AD9943/AD9944 Rev. B | Page 6 of 20 TIMING SPECIFICATIONS CL = 20 pF, fSAMP = 25 MHz. See CCD-mode timing in Figure 14 and Figure 15, and serial timing in Figure 10 and Figure 11. Table 5. Parameter Symbol Min Typ Max Unit SAMPLE CLOCKS DATACLK, SHP, SHD Clock Period tCONV 40 ns DATACLK High/Low Pulse Width tADC 16 20 ns SHP Pulse Width tSHP 10 ns SHD Pulse Width tSHD 10 ns CLPOB Pulse Width1 tCOB 2 20 Pixels SHP Rising Edge to SHD Falling Edge tS1 10 ns SHP Rising Edge to SHD Rising Edge tS2 16 20 ns Internal Clock Delay tID 3.0 ns DATA OUTPUTS Output Delay tOD 9.5 ns Pipeline Delay 9 Cycles SERIAL INTERFACE Maximum SCK Frequency fSCLK 10 MHz SL to SCK Setup Time tLS 10 ns SCK to SL Hold Time tLH 10 ns SDATA Valid to SCK Rising Edge Setup tDS 10 ns SCK Falling Edge to SDATA Valid Hold tDH 10 ns 1 Minimum CLPOB pulse width is for functional operation only. Wider typical pulses are recommended to achieve low noise clamp performance. |
Số phần tương tự - AD9944KCPZ1 |
|
Mô tả tương tự - AD9944KCPZ1 |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |