công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
STM8S105K4B6TR bảng dữ liệu(PDF) 11 Page - STMicroelectronics |
|
STM8S105K4B6TR bảng dữ liệu(HTML) 11 Page - STMicroelectronics |
11 / 127 page Block diagram 3 Figure 1: STM8S105xx access line block diagram XTAL 1-16 MHz RC int. 16 MHz RC int. 128 kHz STM8 core Debug/SWIM I 2 C SPI UART2 16-bit general purpose AWU timer Reset block Reset POR BOR Clock controller Detector Clock to peripherals and core 8 Mbit/s Up to 10 channels Window WDG Independent WDG Up to 32 Kbytes 1 Kbytes Up to 2 Kbytes Boot ROM ADC1 Reset 400 Kbit/s Single wire debug interf. program Flash 16-bit advanced control timer (TIM1) timers (TIM2, TIM3) 8-bit basic timer (TIM4) data EEPROM RAM Master/slave autosynchro LIN master SPI emul. Beeper 1/2/4 kHz beep 5 CAPCOM channels Up to 4 CAPCOM channels +3 Up to complementary outputs 11/127 DocID14771 Rev 9 Block diagram STM8S105xx |
Số phần tương tự - STM8S105K4B6TR |
|
Mô tả tương tự - STM8S105K4B6TR |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |