công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
FM23MLD16 bảng dữ liệu(PDF) 9 Page - Ramtron International Corporation |
|
FM23MLD16 bảng dữ liệu(HTML) 9 Page - Ramtron International Corporation |
9 / 13 page FM23MLD16 - 512Kx16 FRAM (multi die) Rev. 1.0 Dec. 2008 Page 9 of 13 Power Cycle Timing (TA = -40° C to + 85° C, VDD = 2.7V to 3.6V unless otherwise specified) Symbol Parameter Min Max Units Notes tPU Power-Up to First Access Time (after VDD min) 450 - µs tPD Last Write (/WE high) to Power Down Time (prior to VTP) 0 - µs tVR VDD Rise Time 50 - µs/V 1,2 tVF VDD Fall Time 100 - µs/V 1,2 Notes 1 Slope measured at any point on VDD waveform. 2 Ramtron cannot test or characterize all VDD power ramp profiles. The behavior of the internal circuits is difficult to predict when VDD is below the level of a transistor threshold voltage. Ramtron strongly recommends that VDD power up faster than 100ms through the range of 0.4V to 1.0V. Data Retention (VDD = 2.7V to 3.6V) Parameter Min Units Notes Data Retention 10 Years AC Test Conditions Input Pulse Levels 0 to 3V Input and Output Timing Levels 1.5V Input Rise and Fall Times 3 ns Output Load Capacitance 30pF Read Cycle Timing 1 (/CE1 low, CE2 high, /OE low) Read Cycle Timing 2 (/CE-controlled) |
Số phần tương tự - FM23MLD16 |
|
Mô tả tương tự - FM23MLD16 |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |