công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
DAC1005D650 bảng dữ liệu(PDF) 3 Page - NXP Semiconductors |
|
DAC1005D650 bảng dữ liệu(HTML) 3 Page - NXP Semiconductors |
3 / 41 page xxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxx x x x xxxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxx xx xx xxxxx xxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxx xxxxxx xxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxx x x xxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxx xxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxx xxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxxx xxx 5. Block diagram Fig 1. Block diagram 10 10 001aak158 DAC1005D650 FIR1 2 × 2 × FIR1 FIR2 2 × 2 × FIR2 FIR3 2 × 2 × FIR3 NCO cos sin CLOCK GENERATOR/ PLL COMPLEX MODULATOR LATCH Q LATCH I CLKP RESET_N DAC AUXILIARY DAC AUXILIARY DAC DAC REFERENCE BANDGAP OFFSET CONTROL 10-BIT GAIN CONTROL 10-BIT OFFSET CONTROL 10-BIT GAIN CONTROL 10-BIT OFFSET CONTROL SCLK SCS_N SDIO SDO 62 66 8 41, 42 45 to 48, 51 to 54 18 to 25, 28, 29 9 63 65 64 2 3 90 91 68 69 86 85 74 73 CLKN Q0 to Q9 dual port/ interleaved data modes I0 to I9 SPI AUXAN GAPOUT AUXAP IOUTAN VIRES IOUTAP IOUTBN IOUTBP AUXBN AUXBP mixer + ++ + A B + − mixer mixer mixer x sin x x sin x |
Số phần tương tự - DAC1005D650 |
|
Mô tả tương tự - DAC1005D650 |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |