công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
ADC121S101 bảng dữ liệu(PDF) 2 Page - National Semiconductor (TI) |
|
|
ADC121S101 bảng dữ liệu(HTML) 2 Page - National Semiconductor (TI) |
2 / 17 page Block Diagram 20145007 Pin Descriptions and Equivalent Circuits Pin No. Symbol Description ANALOG I/O 3V IN Analog input. This signal can range from 0V to V A. DIGITAL I/O 4 SCLK Digital clock input. This clock directly controls the conversion and readout processes. 5 SDATA Digital data output. The output samples are clocked out of this pin on falling edges of the SCLK pin. 6CS Chip select. On the falling edge of CS, a conversion process begins. POWER SUPPLY 1V A Positive supply pin. This pin should be connected to a quiet +2.7V to +5.25V source and bypassed to GND witha1µF capacitor and a 0.1 µF monolithic capacitor located within 1 cm of the power pin. 2 GND The ground return for the supply and signals. PAD GND For package suffix CISD(X) only, it is recommended that the center pad should be connected to ground. www.national.com 2 |
Số phần tương tự - ADC121S101_06 |
|
Mô tả tương tự - ADC121S101_06 |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |