công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
SM65MLVD082DGGR bảng dữ liệu(PDF) 9 Page - Texas Instruments |
|
SM65MLVD082DGGR bảng dữ liệu(HTML) 9 Page - Texas Instruments |
9 / 28 page www.ti.com A B 0 V or VCC 1.62 k Ω , ±1% VA or VB tc(n) 1/f0 0 V 0 V Period Jitter 0 V Peak to Peak Jitter 1/f0 PRBS INPUT OUTPUT VA -VB VA -VB CLOCK INPUT IDEAL OUTPUT ACTUAL OUTPUT VCC VCC/2 tjit(per) = tc(n) -1/f0 tjit(pp) 0 V VCC VCC/2 0 V VA -VB VA -VB Cycle to Cycle Jitter 0 V VA - VB OUTPUT tc(n) tc(n+1) tjit(cc) = | tc(n) - tc(n+1) | (VA + VB)/2 IO R VCM VO VID VA IA A B IB VB SN65MLVD080 SN65MLVD082 SLLS581B – SEPTEMBER 2003 – REVISED SEPTEMBER 2005 PARAMETER MEASUREMENT INFORMATION (continued) Figure 7. Maximum Steady State Output Voltage A. All input pulses are supplied by an Agilent 8304A Stimulus System with plug-in TBD. B. The measurement is made on a TEK TDS6604 running TDSJIT3 application software C. Period jitter and cycle-to-cycle jitter are measured using a 100 MHz 50 ±1% duty cycle clock input. D. Peak-to-peak jitter and deterministic jitter are measured using a 200 Mbps 215–1 PRBS input. Figure 8. Driver Jitter Measurement Waveforms Figure 9. Receiver Voltage and Current Definitions 9 Submit Documentation Feedback |
Số phần tương tự - SM65MLVD082DGGR |
|
Mô tả tương tự - SM65MLVD082DGGR |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |