công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
AD5665RBRUZ-2REEL7 bảng dữ liệu(PDF) 7 Page - Analog Devices |
|
AD5665RBRUZ-2REEL7 bảng dữ liệu(HTML) 7 Page - Analog Devices |
7 / 32 page Preliminary Technical Data AD5625R/AD5645R/AD5665R, AD5625/AD5665 Rev. PrA. | Page 7 of 32 Limit at TMIN, TMAX Parameter Conditions2 Min Max Unit Description t12 Standard mode 300 ns tFCL, fall time of SCL signal Fast mode 300 ns High speed mode, CB = 100 pF 10 40 ns High speed mode, CB = 400 pF 20 80 ns tSP4 Fast mode 0 50 ns Pulse width of spike suppressed High speed mode 0 10 ns 1See Figure 2. High speed mode timing specification applies only to the AD5625BRUZ-2 and AD5665BRUZ-2. 2CB refers to the capacitance on the bus line. 3The SDA and SCL timing is measured with the input filters enabled. Switching off the input filters improves the transfer rate but has a negative effect on EMC behavior of the part. 4 Input filtering on the SCL and SDA inputs suppress noise spikes that are less than 50 ns for fast mode or 10 ns for high speed mode. Figure 2. 2-Wire Serial Interface Timing Diagram |
Số phần tương tự - AD5665RBRUZ-2REEL7 |
|
Mô tả tương tự - AD5665RBRUZ-2REEL7 |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |