công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
74LV20N bảng dữ liệu(PDF) 6 Page - NXP Semiconductors |
|
74LV20N bảng dữ liệu(HTML) 6 Page - NXP Semiconductors |
6 / 12 page Philips Semiconductors Product specification 74LV20 Dual 4-input NAND gate 1998 Apr 20 6 AC WAVEFORMS VM = 1.5V at VCC w 2.7V v 3.6V VM = 0.5V * VCC at VCC t 2.7V VOL and VOH are the typical output voltage drop that occur with the output load. VI nA, nB, nC, nD INPUT GND VOH nY OUTPUT VOL VM tPHL tPLH SV00364 VM Figure 1.Input (nA, nB, nC, nD) to output (nY) propagation delays. TEST CIRCUIT PULSE GENERATOR RT VI D.U.T. VO CL RL = 1k VCC Test Circuit for switching times DEFINITIONS VCC VI < 2.7V VCC TEST tPLH/tPHL RT = Termination resistance should be equal to ZOUT of pulse generators. 50pF SV00901 RL = Load resistor CL = Load capacitance includes jig and probe capacitance 2.7–3.6V 2.7V Figure 2. Load circuitry for switching times |
Số phần tương tự - 74LV20N |
|
Mô tả tương tự - 74LV20N |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |