công cụ tìm kiếm bảng dữ liệu linh kiện điện tử |
|
DRV8353M bảng dữ liệu(PDF) 32 Page - Texas Instruments |
|
|
DRV8353M bảng dữ liệu(HTML) 32 Page - Texas Instruments |
32 / 76 page Figure 13-18 shows the structure of the four level input pins, MODE and GAIN, on hardware interface devices. The input can be set with an external resistor. Independent MODE 40 V/V GAIN 1x PWM 20V/V 3x PWM 10 V/V 6x PWM 5 V/V + ± + ± + ± DVDD VI4 STATE Tied to DVDD RESISTANCE VI3 Hi-Z (>500 kŸ WR AGND) VI2 47 NŸ “5% to AGND VI1 Tied to AGND DVDD 50 k 84 k Figure 13-18. Four Level Input Pin Structure Figure 13-19 shows the structure of the seven level input pins, IDRIVE and VDS, on hardware interface devices. The input can be set with an external resistor. 1/2 A IDRIVE Disabled VDS 700/1400 mA 1 V 450/900 mA 0.7 V 300/600 mA 0.4 V + ± + ± + ± DVDD VI7 STATE Tied to DVDD RESISTANCE VI6 18 k ± 5% to DVDD VI5 75 k ± 5% to DVDD VI4 Hi-Z (>500 kŸ to AGND) DVDD VI3 75 k ± 5% to AGND VI2 18 NŸ “5% to AGND VI1 Tied to AGND + ± + ± + ± 150/300 mA 0.2 V 100/200 mA 0.1 V 50/100 mA 0.06 V 73 k 73 k Figure 13-19. Seven Level Input Pin Structure DRV8353M SLVSFO2 – JULY 2020 www.ti.com 32 Submit Document Feedback Copyright © 2020 Texas Instruments Incorporated Product Folder Links: DRV8353M |
Số phần tương tự - DRV8353M |
|
Mô tả tương tự - DRV8353M |
|
|
Link URL |
Chính sách bảo mật |
ALLDATASHEET.VN |
Cho đến nay ALLDATASHEET có giúp ích cho doanh nghiệp của bạn hay không? [ DONATE ] |
Alldatasheet là | Quảng cáo | Liên lạc với chúng tôi | Chính sách bảo mật | Trao đổi link | Tìm kiếm theo nhà sản xuất All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |